Tổng hợp tài liệu, ebook Quản Trị Mạng tham khảo.
Bộ đếm bất đồng bộ (Asynchronous counters) Hệ số của bộ đếm (MOD number) Bộ đếm lên/xuống (Up/ Down counters) Phân tích và thiết kế bộ đếm bất đồng bộ Delay của mạch (Propagation delay) Bộ đếm đồng bộ (Synchronous counters) Phân tích bộ đếm đồng bộ (Analyze synchronous counters) Thiết kế bộ đếm đồng bộ (Design synchronous counter) ...
29 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 877 | Lượt tải: 0
Bộ đếm thanh ghi dịch cần nhiều FF hơn bộ đếm Binary thông thường với cùng hệ số bộ đếm (MOD number)? Bộ đếm thanh ghi dịch cần mạch giải mã phức tạp hơn bộ đếm Binary thông thường? Làm sao để chuyển đổi bộ đếm vòng tròn sang bộ đếm Johnson? Đúng hay Sai? a) Ngõ ra của bộ đếm vòng tròn luôn luôn là xung vuông b) Mạch giải mã cho bộ đếm Jo...
31 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 1346 | Lượt tải: 0
Tổng quan Chốt S-R Chốt D Flipflop S-R Flipflop D Flipflop T Flipflop J-K Thiết kế chuyển đổi giữa các loại FF Tổng quan Chốt S-R Chốt D Flipflop S-R Flipflop D Flipflop T Flipflop J-K Thiết kế chuyển đổi giữa các loại FF
29 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 718 | Lượt tải: 0
Qua Phần 3 - Chương 5, sinh viên cần nắm những nội dung chính sau: Một số giải pháp thiết kế mạch số sử dụng mạch chọn kênh, mạch giải mã Chức năng, ứng dụng và thiết kế của mạch có độ ưu tiên Chức năng, ứng dụng và thiết kế của mạch tạo và kiểm tra Parity chẵn, lẻ. Chức năng, ứng dụng và thiết kế của mạch tạo và kiểm tra Parity chẵn, l...
31 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 814 | Lượt tải: 1
Qua Phần 2 - Chương 5, sinh viên cần nắm những nội dung chính sau: Chức năng, ứng dụng và thiết kế của mạch mã hóa và giải mã trong các hệ thống máy tính Chức năng, ứng dụng và thiết kế của mạch chọn kênh và phân kênh trong các hệ thống máy tính
26 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 776 | Lượt tải: 1
ràn có thể phát hiện được bởi mạch phát hiện cờ tràn như sau: Mạch cộng 4 bit: Overflow = C3C4 + C3C4 Overflow = c3 © c4 Với n bit Overflow = cn4 © cn Mạch cộng/ trừ có thể bổ sung mạch kiểm tra tràn với 1 cổng XOR. Nếu sau khi thực hiện phép tính, cờ tràn có giá trị bằng “1” thì ta không cần quan tâm giá trị của phép tính vì giá trị đó b...
34 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 759 | Lượt tải: 0
Các dạng biểu diễn một biểu thức logic Quy trình thiết kế một mạch số Đánh giá chi phí thiết kế của một mạch số Phương pháp rút gọn biểu thức logic để tối ưu thiết kế bằng bìa Karnaugh 2 biến, 3 biến, 4 biến và 5 biến
9 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 658 | Lượt tải: 0
Tuy nhiên, nếu giả sử F(0,0,1)=1 và F(1,1,0)=1, ta có biểu thức sau: F(A,B,C) = A’B’C’ + A’B’C + A’BC’ + A’BC + ABC’ + ABC = A’B’ ·1 + A’B ·1 + AB ·1 = A’B’(C’ + C) + A’B(C’ + C) + AB(C’ + C) = A’B’ + A’B + AB = A’B’ + A’B + A’B + AB = A’(B’ + B) + (A’ + A)B = A’·1 + 1·B = A’ + B So sánh với giả thuyết trước đó: F(A,B,C) = A’C’ + BC, giả...
31 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 2940 | Lượt tải: 1
Hai vấn đề của việc rút gọn biểu thức trong bước 3 dùng các phép biến đổi đại số nhằm giảm chi phí thiết kế: Không có hệ thống Rất khó để kiểm tra rằng giải pháp tìm ra đã là tối ưu hay chưa? Bìa Karnaugh sẽ khắc phục những nhược điểm này Tuy nhiên, bìa Karnaugh chỉ để giải quyết các hàm Boolean có không quá 5 biến
24 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 660 | Lượt tải: 0
Áp dụng định luật DeMorgan’s để biến đổi qua lại giữa: AND <=> NOR OR <=> NAND Các bước thực hiện như sau: Nghịch đảo tất cả input và output trong cổng logic cơ bản: Thêm ký hiệu dấu bù (bong bóng) tại ngõ vào/ngõ ra không có Xóa ký hiệu dấu bù (bong bóng) tại ngõ vào/ngõ ra có sẵn
24 trang | Chia sẻ: thucuc2301 | Ngày: 23/11/2020 | Lượt xem: 785 | Lượt tải: 0